波多野结衣按摩,在线观看亚洲视频,国产嫩草在线观看,91视频最新地址

首頁(yè) 新聞 > 科技 > 正文

FPGA是什么

FPGA是英文Field Programmable Gate Array的縮寫(xiě),即現(xiàn)場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專(zhuān)用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數(shù)有限的缺點(diǎn)。

FPGA——工作原理

FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)概念,內(nèi)部包括可配置邏輯模塊CLB(Configurable Logic Block)、輸出輸入模塊IOB(Input Output Block)和內(nèi)部連線(xiàn)(Interconnect)三個(gè)部分。 現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)是可編程器件。與傳統(tǒng)邏輯電路和門(mén)陣列(如PAL,GAL及CPLD器件)相比,F(xiàn)PGA具有不同的結(jié)構(gòu),F(xiàn)PGA利用小型查找表(16×1RAM)來(lái)實(shí)現(xiàn)組合邏輯,每個(gè)查找表連接到一個(gè)D觸發(fā)器的輸入端,觸發(fā)器再來(lái)驅(qū)動(dòng)其他邏輯電路或驅(qū)動(dòng)I/O,由此構(gòu)成了既可實(shí)現(xiàn)組合邏輯功能又可實(shí)現(xiàn)時(shí)序邏輯功能的基本邏輯單元模塊,這些模塊間利用金屬連線(xiàn)互相連接或連接到I/O模塊。

FPGA的邏輯是通過(guò)向內(nèi)部靜態(tài)存儲(chǔ)單元加載編程數(shù)據(jù)來(lái)實(shí)現(xiàn)的,存儲(chǔ)在存儲(chǔ)器單元中的值決定了邏輯單元的邏輯功能以及各模塊之間或模塊與I/O間的聯(lián)接方式,并最終決定了FPGA所能實(shí)現(xiàn)的功能,F(xiàn)PGA允許無(wú)限次的編程.

FPGA——特點(diǎn)

1)采用FPGA設(shè)計(jì)ASIC電路(專(zhuān)用集成電路),用戶(hù)不需要投片生產(chǎn),就能得到合用的芯片。

2)FPGA可做其它全定制或半定制ASIC電路的中試樣片。

3)FPGA內(nèi)部有豐富的觸發(fā)器和I/O引腳。

4)FPGA是ASIC電路中設(shè)計(jì)周期最短、開(kāi)發(fā)費(fèi)用最低、風(fēng)險(xiǎn)最小的器件之一。

5) FPGA采用高速CMOS工藝,功耗低,可以與CMOS、TTL電平兼容。

可以說(shuō),F(xiàn)PGA芯片是小批量系統(tǒng)提高系統(tǒng)集成度、可靠性的最佳選擇之一。

FPGA是由存放在片內(nèi)RAM中的程序來(lái)設(shè)置其工作狀態(tài)的,因此,工作時(shí)需要對(duì)片內(nèi)的RAM進(jìn)行編程。用戶(hù)可以根據(jù)不同的配置模式,采用不同的編程方式。

加電時(shí),F(xiàn)PGA芯片將EPROM中數(shù)據(jù)讀入片內(nèi)編程RAM中,配置完成后,F(xiàn)PGA進(jìn)入工作狀態(tài)。掉電后,F(xiàn)PGA恢復(fù)成白片,內(nèi)部邏輯關(guān)系消失,因此,F(xiàn)PGA能夠反復(fù)使用。FPGA的編程無(wú)須專(zhuān)用的FPGA編程器,只須用通用的EPROM、PROM編程器即可。當(dāng)需要修改FPGA功能時(shí),只需換一片EPROM即可。這樣,同一片F(xiàn)PGA,不同的編程數(shù)據(jù),可以產(chǎn)生不同的電路功能。因此,F(xiàn)PGA的使用非常靈活。

FPGA——內(nèi)部結(jié)構(gòu)

FPGA/CPLD結(jié)構(gòu)由三大部分組成的。

1.一個(gè)二維的邏輯塊陣列,構(gòu)成了PLD器件的邏輯組成核心。

2.輸入/輸出塊。

3.連接邏輯塊的可編程內(nèi)部連線(xiàn)資源。連線(xiàn)資源:由各種長(zhǎng)度的連線(xiàn)線(xiàn)段組成,其中有一些可編程的連接開(kāi)關(guān),它們用于邏輯塊之間、邏輯塊與輸入/輸出塊之間的連接。

Fpga的內(nèi)部規(guī)模非常大,內(nèi)部相當(dāng)于幾千塊通用IC芯片。

FPGA——配置模式

FPGA的多種配置模式:

并行主模式為一片F(xiàn)PGA加一片EPROM的方式;

主從模式可以支持一片PROM編程多片F(xiàn)PGA;

串行模式可以采用串行PROM編程FPGA;

以及外設(shè)模式;

外設(shè)模式可以將FPGA作為微處理器的外設(shè),由微處理器對(duì)其編程。  如何實(shí)現(xiàn)快速的時(shí)序收斂、降低功耗和成本、優(yōu)化時(shí)鐘管理并降低FPGA與PCB并行設(shè)計(jì)的復(fù)雜性等問(wèn)題,一直是采用FPGA的系統(tǒng)設(shè)計(jì)工程師需要考慮的關(guān)鍵問(wèn)題。如今,隨著FPGA向更高密度、更大容量、更低功耗和集成更多IP的方向發(fā)展,系統(tǒng)設(shè)計(jì)工程師在從這些優(yōu)異性能獲益的同時(shí),不得不面對(duì)由于FPGA前所未有的性能和能力水平而帶來(lái)的新的設(shè)計(jì)挑戰(zhàn)。

例如,領(lǐng)先FPGA廠(chǎng)商Xilinx最近推出的Virtex-5系列采用65nm工藝,可提供高達(dá)33萬(wàn)個(gè)邏輯單元、1,200個(gè)I/O和大量硬IP塊。超大容量和密度使復(fù)雜的布線(xiàn)變得更加不可預(yù)測(cè),由此帶來(lái)更嚴(yán)重的時(shí)序收斂問(wèn)題。此外,針對(duì)不同應(yīng)用而集成的更多數(shù)量的邏輯功能、DSP、嵌入式處理和接口模塊,也讓時(shí)鐘管理和電壓分配問(wèn)題變得更加困難。  幸運(yùn)的是,F(xiàn)PGA廠(chǎng)商、EDA工具供應(yīng)商正在通力合作解決65nm FPGA獨(dú)特的設(shè)計(jì)挑戰(zhàn)。不久以前,Synplicity與Xilinx宣布成立超大容量時(shí)序收斂聯(lián)合工作小組,旨在最大程度地幫助系統(tǒng)設(shè)計(jì)工程師以更快、更高效的方式應(yīng)用65nm FPGA器件。設(shè)計(jì)軟件供應(yīng)商Magma推出的綜合工具Blast FPGA能幫助建立優(yōu)化的布局,加快時(shí)序的收斂。FPGA的配置方式越來(lái)越多元化!

關(guān)鍵詞: FPGA Xilinx FPGA是什么

最近更新

關(guān)于本站 管理團(tuán)隊(duì) 版權(quán)申明 網(wǎng)站地圖 聯(lián)系合作 招聘信息

Copyright © 2005-2018 創(chuàng)投網(wǎng) - www.extremexp.net All rights reserved
聯(lián)系我們:33 92 950@qq.com
豫ICP備2020035879號(hào)-12

 

主站蜘蛛池模板: 波多野结衣在线一区二区| 欧美伦理三级在线播放影院| 国产精品综合一区二区三区| 老子影院我不卡| 产国语一级特黄aa大片| 热99精品在线| 女人被男人躁的女爽免费视频| 中文字幕在线观| 精品久久洲久久久久护士免费| 131的美女午夜爱爱爽爽视频| 少妇激情av一区二区| 波多野结衣欲乱上班族| 伊人动漫| 国产精品久久久| 欧美午夜影院| 好妻子韩国片在线| 男人桶爽女人30分钟视频动态图 | 伦之荡艳岳| 91精品国产色综合久久不卡蜜| 西西人体高清444rt·wang| av成人在线电影| 中文字幕成人在线观看| 亚洲欧美综合区自拍另类| 蜜柚视频网在线观看免费版| 美女把腿扒开让男人桶爽国产| 色吧电影网| 亚洲精品社区| 久久66热这里只会有精品| 水蜜桃免费视频| 精品精品国产高清a级毛片| 亚洲成av人片在线观看| 欧美午夜伦理片| 在线欧美自拍| 三级韩国床戏3小时合集| 欧美日韩久久中文字幕| 国产毛片儿| 一级片在哪里看| 成年女人免费播放影院| 成人福利电影在线观看| 小东西几天没做怎么这么多水| 国自产拍亚洲免费视频|